Форум » Для начинающих » Регистр памяти на RS- триггерах » Ответить

Регистр памяти на RS- триггерах

beren: Я хочу собрать схему регистра на rs-триггерах. Сама схема вот http://shot.qip.ru/008saO-3Dbzb2qoC/ . Но у меня возникли вопросы по ней. 1) Что за входы preb, gate и clrb ? 2) Я сравниваю с теорией http://zalil.ru/33094673 и вижу мало общего. Объясните кто-нибудь. Спасибо.

Ответов - 7

Aml: В теории асинхронный триггер, на схеме универсальный (синхронно асинхронный). У него, соответственно, больше входов (5 а не 2) S - синхронный вход S R - синхронный вход R preb - асинхронный вход S clrb - асинхронный вход R gate - вход синхронизации (по ГОСТ обозначается C)

beren: Спасибо. То есть у если у меня синхронный rs-триггер, то на preb и clrb ничего подвать не надо ?

Aml: Нужно подать единицы.


beren: А начальная установка синхронного rs-триггера производится по r и s ?

Aml: Да. Подачей короткого импульса логического нуля.

beren: Как мне сделать, чтобы на x0 с U20 приходил импульс ? А там просто линия ?

beren: А точнее вот такие графики по идее дожны быть http://shot.qip.ru/008saO-3Dbzb2qqf/. Отсюда опять вопрос Как мне с u20 подать такие сигналы ? Что надо написать ? Спасибо



полная версия страницы